technické vybavenie

Pcie 5.0, cxl 1.1 aj ccix už pracujú pri 32 gt / s na stopu

Obsah:

Anonim

Spoločnosť Synopsys predstavila svoje riešenia CXL, ako aj CCIX 1.1 cez PCIe 5.0 na ArmTechCon 2019. Ukázka ukazuje, že spoločnosť IP je pripravená a pripravená na licencovanie výrobcami technológií.

Spoločnosť Synopsys predstavila svoje riešenia CXL a CCIX 1.1 v porovnaní s PCIe 5.0

CXL a CCIX sú protokoly prepojenia čip-čip na pripojenie procesorov k rôznym urýchľovačom, ktoré udržiavajú konzistentnosť pamäte a vyrovnávacej pamäte pri nízkych latenciách. Oba protokoly sú navrhnuté pre heterogénne systémy využívajúce tradičné CPU v spojení s urýchľovačmi so skalárnymi, vektorovými, maticovými a priestorovými architektúrami.

CXL 1.0 / 1.1 aj CCIX 1.1 používajú PCIe 5.0, ktorý beží na 32 GT / s na stopu a podporuje natívne rôzne šírky liniek. Pri rovnakom segmente trhu a rovnakom fyzickom rozhraní predstavujú protokoly CXL a CCIX nespočetné rozdiely, pokiaľ ide o hardvér aj firmvér / softvér, a preto si budú navzájom konkurovať. Medzitým sa poskytovatelia IP kremíka pripravujú na podporu CXL aj CCIX, pretože majú širokú škálu klientov.

Spoločnosť Synopsys nedávno predstavila svoje 16-stopové riešenie IP DesignWare CXL IP pre SoC, ktoré sa bude vyrábať s použitím procesných technológií 16nm, 10nm a 7nm FinFET. Balík obsahuje ovládač kompatibilný s CXL 1.1 (podporuje protokoly CXL.io, CXL.cache, CXL.mem), ovládač PCIe 5.0 testovaný na kremíku, vodič PHY 32 GT / s testovaný na kremíku, IP na overenie RAS a VC.

Navštívte nášho sprievodcu najlepšími základnými doskami na trhu

Spoločnosť ešte musí oficiálne oznámiť dostupnosť svojho balíka IP DesignWare CCIX 1.1, ktorý umožní implementáciu CCIX 1.1 cez PCIe Gen 5 rýchlosťou 32 GT / s, ale spoločnosť ArmTechCon spoločnosť preukázala, že riešenie je už funkčné, prináša so sebou mnoho výhod, pokiaľ ide o rýchlosť a kapacitu. Budeme vás informovať.

Anandtech písmo

technické vybavenie

Voľba editora

Back to top button